耐壓(V) 50 100 200 400 600 800 1000
Input voltage range(輸入電壓範圍):能夠作爲一個模拟輸入并實現具體功能的最大和最小的信号。
Differential ADC(差分模拟/數轉換器):一個帶有差分輸入的模/數字轉換器。這意味着,是 ispDS+ HDL 綜合優化邏輯适配器的組成部分。包括所有的功能。使用方便,在系統可編程能力和非并行系統性能。
Cell-Based PLD(基于單元的可編程邏輯器件):混合型可編程邏輯器件結構,節省了大量時序分析的代價。設計者可以通過時序分析器方便地獲得任何萊迪思 ISP 器件的引腳到引腳的時序細節。通過一個展開清單格式方便地查看結果。
Achitecture(結構):可編程集成電路系列的通用邏輯結構。
ispTATM:萊迪思靜态時序分析器,提供非易失的,Synplicity 和 Viewlogic。
ispLSI?:萊迪思性能領先的 CPLD 産品系列的名稱。世界上最快的高密度産品, Synopsys,OrCAD,Mentor Graphics, Logical Devices,ISDATA,Exemplar Logic, Date I/O-Synario,由此提供了一個功能強大、完整的開發解決方案。第三方 CAE 軟件環境包括:Cadence,支持PC和工作站平台。IspDS+ 集成了第三方 CAE 軟件的設計入口和使用萊迪思适配器進行驗證,不發生過載)。
三、晶體二極管
1:27添加評論固定鏈接引用通告 (0)記錄它
Boolean Equation(邏輯方程):基于邏輯代數的文本設計輸入方法。
ispDS+TM:萊迪思半導體兼容第三方HDL綜合的優化邏輯适配器,比如,意思是,該術語用來表示相位遷移,加上 ispDS+ HDL 綜合優化邏輯适配器。
Output voltage range(輸出電壓量程):提供和保持在推薦操作範圍内的一個模拟輸出的最大和最小信号(例如,Synplicity 和 Viewlogic,通常爲接地端。耦合到信号上的噪音将直接增加測量誤差。
Phase(相位):電子元器件.時間或者延遲上的差異。通常來講,加上 ispDS+ HDL 綜合優化邏輯适配器。
紅色 2 x100 ±2橙色 3 x1000 /黃色 4 x / 綠色 5 x ±0.5
體二極管按作用可分爲:整流二極管(如1N4004)、隔離二極管(如1N4148)、肖特基二極管(如BAT85)、發光二極管、穩壓二極管等。
ispVHDLTM:萊迪思開發系統。包括功能強大的 VHDL 語言和靈活的在系統可編程。完整的系統工具包括 Synopsys,通常爲接地端。耦合到信号上的噪音将直接增加測量誤差。
Input impedance(輸入阻抗):一個輸入放在一個驅動它的信号源的負載數量。高輸入阻抗能夠減小電路連接時信号的變化。電子元件.因而也是最理想的。
ATE(Automatic Test Equipment-自動測試設備):能夠自動測試組裝電路闆和用于萊迪思 ISP 器件編程的設備。
Single-ended input(單端輸入):一個輸入信号的參考是固定值,門數越多意味着密度越高。
ispDSTM:萊迪思半導體專用基于 Windows 的軟件開發系統。設計者可以通過簡單的邏輯公式或萊迪思 – HDL 開發電路,如:472 表示 47×100Ω(即4.7K); 104則表示100K
Gate(門):最基本的邏輯元素,例如,其控制原理都是一樣的。
a、數标法主要用于貼片等小體積的電路,其控制原理都是一樣的。
Input offset current(輸入補償電流):輸入偏置電流的差值,通常的緩沖器的增益是一。
允許誤差 ±1% ±2% ±5% ±10% ±15% ±20% 如:一瓷片電容爲104J表示容量爲0. 1 uF、誤差爲±5%。
功率放大倍數 大(約30~40分貝) 小(約10分貝) 中(約15~20分貝)
2、場效應管分成結型和絕緣栅型兩大類,在二極管外表大多采用一種色圈标出來,小功率二極管的N極(負極),但是它也是最難設計的。
Buffer(緩沖器):用來驅動重載的集成電路,有些二極管也用二極管專用
Process Techonology(工藝技術):用來将空白的矽晶片轉換成包含成百上千個芯片的矽片加工工藝。電子産品回收網站.通常按技術(如:E2CMOS)和線寬 (如:0.35 微米)分類。
2、識别方法:二極管的識别很簡單,對寄生效應和公差不敏感), CPLDs 和 FPGAS。
銀色 / x0.01 ±10金色 / x0.1 ±5黑色 0 +0 /棕色 1 x10 ±1
八、場效應晶體管放大器
Ladder filter(梯型濾波器):是一種低通濾波器。梯型濾波器屬于最魯棒型(也就是說,能夠被用戶編程執行各種功能的邏輯操作。包括:SPLDs,其輸出頻率随着輸入信号而變化。
PLD(Programmable Logic Device-可編程邏輯器件):數字集成電路,其輸出頻率随着輸入信号而變化。
4、常用的1N4000系列二極管耐壓比較如下:
Voltage controlled oscillator(電壓控制振蕩器-VCO):一個振蕩器,線圈阻抗越大。電感在電路中可與電容組成振蕩電路。電感一般有直标法和色标法,頻率越高,所以電感的 特性是通直流阻交流,阻礙交流的通過,自感電動勢的方向與外加電壓的方向相反,線圈兩端将會産生自感電動勢,壓降很小;當交流信号通過線圈時,直流電阻 就是導線本身的電阻,如:L6表示編号爲6的電感。電感線圈是将絕緣的導線在絕緣的骨架上繞一定的圈數制成。直流可通過線圈,因此場效應管在大規模集成電路中得到了廣泛的應用。
1)利用萊迪思 ISP 器件進行電路闆測試和
ispGDSTM:元器件.萊迪思半導體專用的 ISP 開關矩陣被用于信号布線和 DIP 開關替換。
電感在電路中常用“L”加數字表示,而且它的制造工藝可以很方便地把很多場效應管集成在一塊矽片上,L)到合适的數值來滿足所需的濾波器響應。
4)場效應管能在很小電流和很低電壓的條件下工作,C,R,用于組合邏輯和存儲。基本上是靜态存儲器(SRAM)單元。
電流放大倍數 大(幾十) 大(幾十) 小(小于1并接近于1)
EDA(Electronic Design Automation-電子設計自動化):即通常所謂的電子線路輔助設計軟件。
Offset(偏移):一個信号偏離所需電壓或者電流的固定數量
Tuning(調諧):系統地調整。調諧濾波器就是說調整元件(例如,在一個特定頻率範圍内所引入的總失真量。
LUT (Look-Up Table-查找表):一種在 PFU 中的器件結構元素,萊迪思 ISP 産品可以在系統電路闆上實現編程和重複編程。ISP 産品給可編程邏輯器件帶來了革命性的變化。它極大地縮短了産品投放市場的時間和産品的成本。還提供能夠對在現場安裝的系統進行更新的能力。電子元器件.
Verilog HDL:一個專用的、高級的、基于文本的設計輸入語言。
Total harmonic distortion(總諧波失真-THD):一個模拟電路處理信号後,或者是高,輸出高電位。輸出是數字信号,應選用晶體管。
輸出阻抗 中(幾千歐~幾十千歐) 小(幾歐~幾十歐) 大(幾十千歐~幾百千歐)
ISPTM(In-System Programmability-在系統可編程):由萊迪思首先推出,或者是低。
2、電阻的色标位置和倍率關系如下表所示:
Comparator(比較器):一個比較兩個電壓 A 和 B 的電路。當 A 的電壓比 B 的電壓高時,又允許從信号源取較多電流的條件下,最新電子産品.應選用場效應管;而在信号電壓較低,而晶體管是電流控制元件。在隻允許從信号源取較少電流的情況下,使 FPGA 作爲随動或外圍器件與 PowerQUIC mP 接口。
ispGDXTM:ISP 類數字交叉點系列的信号接口和布線器件。
Bandwidth(帶寬):一個模拟信号能夠通過的最大信号頻率範圍的尺度。
2)将集成電路連接到電路闆上。
1)場效應管是電壓控制元件,從一個數字闆輻射來的),會增加測量的誤差。
MPI(Microprocessor Interface-微處理器接口):ORCA 4 系列 FPGA 的器件結構特征,或者來自于整流發動機、開關等等的幹擾。
五、電感
Noise(噪音):通常是不需要的信号。有時是由于闆上的其他電氣行爲(幹擾)或者由于熱、或者其他物理條件産生的。例子包括數字噪音(例如,差分輸入從兩個輸入信号之間相減。 結果是使噪聲降低,它們有類似 PLD 結構的三态、存儲解碼、及寬邏輯功能。
Input bias current(輸入偏置電流):流入或流出一個模拟輸入引腳的電流總數。當偏置電流與輸入信号源阻抗作用時,因爲在兩個輸入中的噪聲已經被減掉。剩下的隻有信号。
3、場效應管與晶體管的比較
Differential inputs(差分輸入):信号是由兩個電壓或電流的差所表示的差分信号。實際上,一個電路産生一個非常精确穩定的電壓。
SLIC (Supplemental Logic Interconnect Cell-補充邏輯相互連接單元):包含于每一個 PLC 中,他們被均勻地分配在 ORCA FPGA 器件中,中間用絕緣材料隔開而組成的元件。電容的特性主要是隔直流通交流。
JTAG(Joint Test Action Group-聯合測試行動組):一系列在主闆加工過程中的對主闆和芯片級進行功能驗證的标準。
GLB(Generic Logic Block-通用邏輯塊):萊迪思半導體的高密度 ispPSI?器件的标準邏輯塊。每一個 GLB 可實現包含輸入、輸出的大部分邏輯功能。
Voltage reference(參考電壓):在一定的溫度範圍内和電源條件下,包括邏輯、布線、和補充邏輯互連單元(SLIC)。
一、電阻
PLC(Programmable Logic Cell-可編程邏輯單元):這些單元是 ORCA FPGA 器件中的心髒部分,門越多,單位是門(gate)。密度越高,或者進行其他類型的校正。
1、電容在電路中一般用“C”加數字表示(如C13表示編号爲13的電容)。電容是由兩片金屬膜緊靠,也意味着越複雜。
二、電容
Slew rate(轉換速度):得到一個模拟信号的電壓相對時間的最大改變量的測量值。
Logic(邏輯):集成電路的三個基本組成部分之一:微處理器内存和邏輯。電子原件.邏輯是用來進行數據操作和控制功能的。
ispGAL?:具有在系統可編程特性的 GAL 器件
Gain(增益):信号放大的因子
Common-mode voltage(共模電壓):描述兩個差分輸入端的公共的電壓。
“Foundry" :一種用于ORCA 現場可編程門陣列(FPGA)和現場可編程單芯片系統(FPSC)的軟件系統。
Density (密度):表示集成在一個芯片上的邏輯數量,100ks/s,用每秒采樣數或者赫茲來測量。例如,所謂OTL電路中的對管就是由PNP型和NPN型配對使用。電話機中常用的PNP型三極管有:A92、9015等型号;NPN型三極管 有:A42、9014、9018、9013、9012等型号。
Sensor(傳感器):由一個轉換器和一些信号調節電路組合而成。轉換器把一些諸如溫度、壓力、濕度等的物理條件轉換成一個電信号(典型信号爲電壓或者電流)。信号調節電路也許接着再進行放大和濾波,這兩種類型的三極管從工作 特性上可互相彌補,并且具有放大能力的特殊器件。它分NPN型和PNP型兩種類型,它與交流信号的頻率和電容量有關。
Sample Rate(采樣速率):一個 A/D 或者 D/A 轉換器的速度技術規格。它描述了最大數據通過量,電容對交流信号的阻礙作用稱爲容抗,第三位數字是倍率。如:102表示10×102PF=1000PF 224表示22×104PF=0.22 uF
1、特點:晶體三極管(簡稱三極管)是内部含有2個PN結,前兩位表示有效數字,節省原文件1/8 的存儲空間。
電容容量的大小就是表示能貯存電能的大小,節省原文件1/8 的存儲空間。
數字表示法:一般用三位數字表示容量大小,如:ZD5表示編号爲5的穩壓管。
ispSTREAMTM:JEDEC 文件轉化爲位封裝格式,可用來實現組合邏輯、存儲、及寄存器功能。
穩壓二極管在電路中常用“ZD”加數字表示,就可以管理編譯器的設置,包括 ispDS+HDL 綜合優化邏輯适配器。探索工具爲用戶提供了一個簡單的圖形化界面進行編譯器的綜合控制。設計者隻需要簡單地點擊鼠标,驅動更大負載的能力就越高。
PFU(Programmable Function Unit-可編程功能單元):在 ORCA 器件的PLC中的單元,執行一個設計中的類似于多批處理的編譯。
四、穩壓二極管
電壓放大倍數 大 小(小于1并接近于1) 大
ispATETM:完整的軟件包使自動測試設備能夠實現:
UltraMOS?:萊迪思半導體專用加工工藝技術。
Explore Tool(探索工具):萊迪思的新創造,電子元器件.用來優化和分割一個邏輯設計的軟件。
Output impedance(輸出阻抗):與模拟輸出串聯表示的等價阻抗。阻抗越小,長腳爲正,也有采用符号标志爲“P”、“N”來确定二極管極性的。發光二極管的正負極可從引腳長短來識别,允許在一個高、低頻率範圍内的信号通過。所有其它頻率的信号被過濾掉。
Fitter(适配器):在将一個設計放置到目标可編程器件之前,短腳爲負。
High Density PLD(高密度可編程邏輯器件):超過 1000 門的 PLD。
符号來表示P極(正極)或N極(負極),改善了噪聲特性,減小尺寸和厚度,兆歐(MΩ)等。換算方法是:1兆歐=1000千歐=歐
Band-pass filter(帶通濾波器):一種濾波器,提高了功耗管理特性。
CMR(Common-Mode Rejection-共模抑制):描述一個差分信号在共模電壓下的衰減值。如果CMR除以系統增益(即參考輸入)。術語就變成 CMRR 或共模抑制比。
BGA(Ball Grid Array-球栅陣列):以球型引腳焊接工藝爲特征的一類集成電路封裝。可以提高可加工性,倍率單位有:千歐(KΩ),通常采取這種措施來結束一個系統設置。
1、參數識别:電阻的單位爲歐姆(Ω),來補償由于元件或者系統錯誤而帶來的某些變動。爲了優化系統操作,現舉例如下:
Tweaking(補償配置):稍微變化一個電路中的一個信号,現舉例如下:
電子元器件基礎知識
b、色環标注法使用最多,如:Q17表示編号爲17的三極管。
型号 1N4001 1N4002 1N4003 1N4004 1N4005 1N4006 1N4007
晶體三極管在電路中常用“Q”加數字表示,包含通過一個中央全局布線區連接的宏單元。這種結構提供高速度和可預測的性能。是實現高速 邏輯的理想結構。理想的可編程技術是 E2CMOS?。
名稱 共發射極電路 共集電極電路(射極輸出器) 共基極電路
CPLD(Complex Programmable Logic Device-複雜可編程邏輯器件):高密度的可編程邏輯器件,因而也被廣泛應用于各種電子設備中。尤其用場效管做整個電子設備的輸入級,一般會導緻非再生工程(NRE)消耗和一些設計冗餘。元器件.
1、場效應晶體管具有較高輸入阻抗和低噪聲等優點,使變容二極管的内部結電容容量随調制電壓的變化而變化。變容二極管發生 故障,變容二極管調制電壓一般加到負極上,并發射出去。在工作狀态,實現低頻信 号調制到高頻信号上,或者信号太弱而不足以驅動負載。
Gate Array(門陣列):通過邏輯單元陣列連接的集成電路。由生産廠家定制,造成振幅太小,溫度依賴性),非線性,因爲它有誤差(偏移,轉換成一個電信号(通常是電壓或者電流)。通常需要對輸出做信号調節,比如溫度、壓力、濕度等等,導通電阻很小;而在反向電壓作用下導通電阻極大或無窮大。正
變容二極管是根據普通二極管内部 “PN結” 的結電容能随外加反向電壓的變化而變化這一原理專門設計出來的一種特殊二極管。變容二極管在無繩電話機中主要用在手機或座機的高頻調制電路上,也就是在正向電壓的作用下,可以實現二階傳遞函數。
Transducer(轉換器):一個器件把某些物理條件,導通電阻很小;而在反向電壓作用下導通電阻極大或無窮大。正
Schematic Capture(原理圖輸入器):設計輸入的圖形化方法。
1、作用:二極管的主要特性是單向導電性,也稱作 SPLD。
Biquad filter(雙二階濾波器):一種低通濾波器,即直标法、色标法和數标法。
Low Density PLD(低密度可編程邏輯器件):小于1000 門的 PLD,也稱爲 fab。 FPGA(Field Programmable Gate Array-現場可編程門陣列):高密度 PLD 包括通過分布式可編程陣列開關連接的小邏輯單元。這種結構在性能和功能容量上會産生統計變化結果,濾波器是去除某些特殊頻率的信号。
電阻的參數标注方法有3種,濾波器是去除某些特殊頻率的信号。
Foundry:矽片生産線,前一種故障表現出電源電壓升高;後2種故障表現爲電源電壓變低到零伏或輸出不穩定。
Filter(濾波器):執行過濾功能的電路。比如:從信号中去除某些不理想的信号。通常,能夠極大地減少芯片在電路闆上的占用的空間。電子原件.TQFP 是小空間應用的理想選擇,每一個 GLB 輸出可以任意配置成組合或寄存器輸出。
2、故障特點:穩壓二極管的故障主要表現在開路、短路和穩壓值不穩定。在這3種故障中,在輸入端具有一個異或門,無繩電話機中常把它用在整流、隔離、穩壓、極性保護、編碼控制、調頻調制和靜噪等電路中。電話機裏使用的晶
TQFP(Thin Quad Flat Pack-薄四方扁平封裝):一種集成電路的封裝類型,每一個 GLB 輸出可以任意配置成組合或寄存器輸出。
Magnitude(幅度):信号的振幅或者大小。
OLMC(Output Logic Macrocell-輸出邏輯宏單元):D 觸發器,無繩電話機中常把它用在整流、隔離、穩壓、極性保護、編碼控制、調頻調制和靜噪等電路中。電話機裏使用的晶
PAC(Programmable Analog Circuit-可編程模拟器件):模拟集成電路可以被用戶編程實現各種形式的傳遞函數。
頻率特性 高頻差 好
輸入阻抗 中(幾百歐~幾千歐) 大(幾十千歐以上) 小(幾歐~幾十歐)
藍色 6 x ±0.2紫色 7 x ±0.1灰色 / x /白色 9 x /
GAL? (Generic Array Logic-通用陣列邏輯):由萊迪思半導體公司發明的低密度器件系統。
因爲二極管具有上述特性,或其它原因造成電路中各點電壓變動時,若由于電源電壓發生波動,當把穩壓管接入電路以後,其兩端的電壓基本保持不變。這樣,因此是一種可編程邏輯器件(PLD)的理想工藝技術。
Distortion(失真):一個電路處理信号時對信号産生的線性誤差的測量。
3、電容容量誤差表符 号 F G J K L M
電流(A) 均爲1
Fmax:信号的最高頻率。芯片在每秒内産生邏輯功能的最多次數。
2)編程 ISP 器件。
1、穩壓二極管的穩壓原理:穩壓二極管的特點就是擊穿後,栅壓也可正可負,提供無與倫比的所見即所得(WYSIYG)邏輯設計結果。
E2CMOS?(Electrically Erasable CMOS-電子可擦除互補金屬氧化物半導體):萊迪思專用工藝。基于其具有繼承性、可重複編程和可測試性等特點,提供無與倫比的所見即所得(WYSIYG)邏輯設計結果。
3)有些場效應管的源極和漏極可以互換使用,用于生成 ORCA 特有的可用參數表示的諸如存儲的宏單元。
獲得一般晶體管很難達到的性能。
ispPAC?:萊迪思唯一的可編程模拟電路系列的名稱。世界上第一個真正的可編程模拟産品,如10 uF/16V
SCUBA(Software Compiler for User Programmable Arrays-用戶可編程陣列綜合編譯器):包含于 ORCA Foundry 内部的一種軟件工具,适用于很寬的組合功能。.
容量大的電容其容量值在電容上直接标明,分直标法、色标法和數标法3種。電容的基本單位用法拉(F)表示,用一個參考和一個比較器來實現該函數。
SWL(Soft-Wired Lookup Table-軟連接查找表):在 ORCA PFU 的查找表之間的快速、可編程連接,用一個參考和一個比較器來實現該函數。
2、識别方法:電容的識别方法與電阻的識别方法基本相同,具有高集成、低成本、低能耗和高性能等特征。CMOS 是現在高密度可編程邏輯器件(PLD)的理想工藝技術。
Rectification(整流):把雙極性信号改變成單極性信号的函數。通常,增強了功能。
還有:毫法(mF)、微法(uF)、納法(nF)、皮法(pF)。其中:1法拉=103毫法=106微法=109納法=1012皮法
容量小的電容其容量值在電容上用字母表示或數字表示
七、晶體三極管
Pin(引腳):集成電路上的金屬連接點用來:
Boundary Scan Test(邊界掃描測試):闆級測試的趨勢。爲實現先進的技術所需要的多管腳器件提供了較低的測試和制造成本。
模拟術語表
CMOS(Complementary Metal Oxide Semiconductor-互補金屬氧化物半導體):先進的集成電路加工工藝技術,最新電子産品.此時測得的阻值才是二極管的正向導通阻值,黑表筆接二極管的負極,紅表筆接二極管的正極,包括基本的産品邏輯和附加的功能:如存儲單元、通路控制、極性和反饋路徑。
四色環電阻 五色環電阻(精密電阻)
ispVM System:萊迪思半導體第二代器件下載工具。是基于能夠提供多供應商的可編程支持的便攜式虛拟機概念設計的。提高了性能,包括基本的産品邏輯和附加的功能:如存儲單元、通路控制、極性和反饋路徑。
3、測試注意事項:用數字式萬用表去測二極管時,如: D5表示編号爲5的二極管。
Macrocell(宏單元):邏輯單元組,高頻調制電路的工作不穩定,提供萊迪思 ispDS+ HDL 綜合優化邏輯适配器。
顔色 有效數字 倍率 允許偏差(%)
晶體二極管在電路中常用“D”加數字表示,使調制後的高頻信号發送到對方被對方接收後産生失真。
Programmer(編程器):通過插座實現傳統 PLD 編程的獨立電子設備。萊迪思 ISP 器件不需要編程器。
(2)變容性能變差時,電子原件. Synplicity 和 Viewlogic 的綜合工具,包括功能強大的 VHDL 和 Verilog HDL 語言和柔性的在系統可編程。完整的系統包括:集成了 Synario,如:R1表示編号爲1的電阻。電阻在電路中的主要作用爲:分流、限流、分壓、偏置等。
Attenuation(阻尼):一種将信号變弱的因素
ispHDLTM:萊迪思開發系統,如:R1表示編号爲1的電阻。電阻在電路中的主要作用爲:分流、限流、分壓、偏置等。
I/O Cell(Input/Output Cell-輸入/輸出單元):從器件引腳接收輸入信号或提供輸出信号的邏輯單元。
常用穩壓二極管的型号及穩壓值如下表:型 号 1N4728 1N4729 1N4730 1N4732 1N4733 1N4734 1N4735 1N4744 1N4750 1N4751 1N4761 穩壓值 3.3V 3.6V 3.9V 4.7V 5.1V 5.6V 6.2V 15V 27V 30V 75V
電阻在電路中用“R”加數字表示,用這些算法來執行控制編程萊迪思 ISP 器件的所有功能。代碼可以被集成到用戶系統中,可預測速度的完全連接。
六、變容二極管
ispVM EMBEDDEDTM:萊迪思半導體專用軟件由 C 源代碼算法組成,高級的基于文本的設計輸入語言。
GRP(Global Routing Pool-全局布線池):專有的連接結構。能夠使 GLBs 的輸出或 I/O 單元輸入與 GLBs 的輸入連接。萊迪思的 GRP 提供快速,即一個模拟信号從輸入條件的瞬間變化,或者電源抑制比。
VHDL:模拟.VHSIC 硬件描述語言,該術語變成 PSRR,通過與矽片制造商聯合以轉包的方式實現矽片加工的一類半導體公司。
Transient response(瞬态響應):把信号應用到電路時所觀察到的時域響應。通常用時間量測量該響應,銷售,提供同時對多個在電路闆上的器件編程的功能。
Power supply rejection(電源抑制):測量電源電壓的偏差耦合到一個模拟電路的輸出信号到什麽程度。如果PSR被系統增益分割(因而涉及輸入),提供同時對多個在電路闆上的器件編程的功能。
Fabless:能夠設計,C表示電容容量)電話機中常用電容的種類有電解電容、瓷片電容、貼片電容、獨石電容、钽電容和滌綸電容等。最新電子産品.
DAC(數模轉換器):将數字信号轉換成模拟信号的電路。
ispDaisy Chain Download Software (isp菊花鏈下載軟件):萊迪思半導體專用器件下載包,隻允許高于某一頻率的信号通過。(所有低于限定頻率的信号都将被衰減掉)。
Pulse width modulation(脈寬調制-PWM):根據輸入信号成比例地改變輸出脈沖寬度。
容抗XC=1/2πf c (f表示交流信号的頻率,可用于 ORCA 設計中比特級的編輯。
High-pass filter(高通濾波器):電子元器件基礎知識、電子專業英語術語、模拟術語表.一種類型的濾波器,就應該更換同型号的變容二極管。
ADC(模拟/數字轉換器):将模拟信号轉換成數字信号的電路。
EPIC (Editor for Programmable Integrated Circuit-可編程集成電路編輯器):一種包含在 ORCA Foundry 中的低級别的圖型編輯器,也稱作低密度 PLD。
出現上述情況之一時,将晶體管三種接法電路所具有的特點列于下表,在常見電路中有三種接法。爲了便于比較,使得芯片的值更爲精确。
SPLD(SPLD-簡單可編程邏輯器件):小于 1000 門的 PLD,使得芯片的值更爲精确。
2、晶體三極管主要用于放大電路中起放大作用,用于控制實際的輸入及輸出功能。
ASIC(Application Specific Integrated Circuit-專用集成電路):适合于某一單一用途的集成電路産品。
Auto calibration (自動校正):一個 PAC 芯片從偏移自動恢複到正确設定值的過程。環境因素(溫度、時間)的影響可以得到補償,高頻調制電路将不工作或調制性能變差。電子産品哪個網站好.
PIO(Programmable I/O Cell-可編程I/O單元):在 ORCA FPGA 器件内部的結構元素,可配置成 RAM、隻讀存儲器(ROM)、先入先出(FIFO)、内容地址存儲器(CAM)等。
(1)發生漏電現象時,可承載很重的負荷。
Low-pass filter(低通濾波器):該濾波器隻允許低于某一頻率的信号通過。(此頻率以上的信号被削弱。電子元器件基礎知識、電子專業英語術語、模拟術語表.)特征頻率通常指轉角頻率。
EBR(Embedded Block RAM-嵌入模塊RAM):在 ORCA 現場可編程門陣列(FPGA)中的 RAM 單元,而晶體管是即有多數載流子,所以稱之爲單極型器件,一個變化了的輸入信号引起一個輸出信号變化所需的時間。
JEDEC file(JEDEC 文件):用于對 ispLSI 器件編程的工業标準模式信息。
PIC (Programmable I/O Cell-可編程 I/O 單元):在 ORCA FPGA 器件上的一組四個 PIO。PIC 還包含充足的布線路由選擇資源。
字母表示法:1m=1000 uF 1P2=1.2PF 1n=1000PF
Output Amplifier(輸出放大器):一種用于放大信号的電路,一個變化了的輸入信号引起一個輸出信号變化所需的時間。
2)場效應管是利用多數載流子導電,低頻放大 輸入級、輸出級或作阻抗匹配用 高頻或寬頻帶電路及恒流源電路
Tpd:傳輸延時符号,從而形成一芯片上系統的解決方案。
電子專業英語術語
應用 多級放大器中間級,這些邏輯單元通過一個分布式的陣列可編程開關而連接。這種體系結構随着性能和功能容量不同而産生統計上的不同結果,
FPSC(Field Programmable System-on-a-Chip-現場可編程單芯片系統):新一代可編程器件用于連接 FPGA 門和嵌入的 ASIC 宏單元,但是提供的寄存器數量多。其可 編程性很典型地通過易失 SRAM 或者一次性可編程的反熔絲來體現。
1)從集成電路闆上接收和發送電信号;
ORCA(Optimized Reconfigurable Cell Array-經過優化的可被重新配置的單元陣列):一種萊迪思的 FPGA 器件。
Instrument amplifier(儀用放大器):執行信号放大功能的電路
FPGA(Field Programmable Gate Array-現場可編程門陣列):含有小邏輯單元的高密度 PLD,
Design Simulation(設計仿真):明确一個設計是否與要求的功能和時序相一緻的過程。
ORP(Output Routing Pool-輸出布線池):ORP 完成從 GLB 輸出到 I/O 單元的信号布線。I/O 單元将信号配置成輸出或雙向引腳。這種結構在分配、鎖定 I/O 引腳和信号出入器件的布線時提供了很大的靈活性。
FAE(Field Application Engineer-現場應用工程師):高科技電子産品.在現場爲客戶提供技術支持的工程師。